計(jì)算機(jī)組成原理真題分享
一、單項(xiàng)選擇題(本大題共15小題,每小題1分,共15分)
在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi),2004年4月全國高等教育自學(xué)考試計(jì)算機(jī)組成原理試題。錯(cuò)選、多選或未選均無分。
1.若二進(jìn)制數(shù)為1111.101,則相應(yīng)的十進(jìn)制數(shù)為( )。
A.15.625 B.15.5
C.14.625 D. 14.5
2.在下列設(shè)備中,屬于圖形輸入設(shè)備的是( )。
A.鍵盤B.條形碼閱讀機(jī)
C.數(shù)字化儀D.顯示器
3.磁表面存儲(chǔ)器記錄信息是利用磁性材料的( )。
A.磁滯回歸線特性B.磁場滲透特性
C.磁場分布特性D.磁場吸引力特性
4.系統(tǒng)級(jí)的總線是用來連接( )。
A.CPU內(nèi)部的運(yùn)算器和寄存器B.主機(jī)系統(tǒng)板上的所有部件
C.主機(jī)系統(tǒng)板上的各個(gè)芯片D.系統(tǒng)中的各個(gè)功能模塊或設(shè)備
5.在微程序控制中,把操作控制信號(hào)編成( )。
A.微指令B.微地址
C.操作碼D.程序
6.從一條指令的啟動(dòng)到下一條指令的啟動(dòng)的間隔時(shí)間稱為( )。
A.時(shí)鐘周期B.機(jī)器周期
C.工作周期D.指令周期
7.假設(shè)寄存器R中的數(shù)為200,主存地址為200和300的存儲(chǔ)單元中存放的內(nèi)容分別是300和400,若訪問到的操作數(shù)為200,則所采用的尋址方式為( )。
A.立即尋址#200 B.寄存器間接尋址(R)
C.存儲(chǔ)器間接尋址(200) D.直接尋址200
8.表示主存容量的常用單位為( )。
A.數(shù)據(jù)塊數(shù)B.字節(jié)數(shù)
C.扇區(qū)數(shù)D.記錄項(xiàng)數(shù)
9.已知一個(gè)8位寄存器的數(shù)值為11001011,將該寄存器邏輯左移一位后,結(jié)果為( )。
A.01100101 B.10010111
C.01100111 D.10010110
10.多位二進(jìn)制加法器中每一位的進(jìn)位傳播信號(hào)P為( )。
A.Xi+Yi B.XiYi
C.Xi+Yi+Ci D.Xi Yi Ci
11.存儲(chǔ)器的隨機(jī)訪問方式是指( )。
A.可隨意訪問存儲(chǔ)器
B.按隨機(jī)文件訪問存儲(chǔ)器
C.可對(duì)存儲(chǔ)器進(jìn)行讀出與寫入
D.可按地址訪問存儲(chǔ)器任一編址單元,其訪問時(shí)間相同且與地址無關(guān)
12.定點(diǎn)小數(shù)反碼[x]反=x0 x1…xn表示的數(shù)值范圍是( )。
A.-1+2-n
C.-1+2-n≤x≤1-2-n D.-1+2-n<x<1-2-n
13.設(shè)有二進(jìn)制數(shù)x=-1101101,若采用8位二進(jìn)制數(shù)表示,則[x]補(bǔ)=( ),自考試題《2004年4月全國高等教育自學(xué)考試計(jì)算機(jī)組成原理試題》。
A.11101101 B.10010011
C.00010011 D.10010010
14.反映計(jì)算機(jī)基本功能的是( )。
A.操作系統(tǒng)B.系統(tǒng)軟件
C.指令系統(tǒng)D.數(shù)據(jù)庫系統(tǒng)
15.總線從設(shè)備是( )。
A.掌握總線控制權(quán)的設(shè)備B.申請(qǐng)作為從設(shè)備的設(shè)備
C.被主設(shè)備訪問的設(shè)備D.總線裁決部件
二、名詞解釋題(本大題共5小題,每小題2分,共10分)
16.總線的同步通信方式
17.統(tǒng)一編址
18.ALU
19.溢出
20.垂直型微指令
三、改錯(cuò)題(本大題共5小題,每小題2分,共10分)針對(duì)各小題的題意,改正其結(jié)論中的錯(cuò)誤,或補(bǔ)充其不足。
21.在一條微指令中,順序控制部分的作用是發(fā)出指揮全機(jī)工作的控制信號(hào)。
22.轉(zhuǎn)移指令執(zhí)行結(jié)束后,目標(biāo)地址可放在任意寄存器中。
23.總線周期是指:任意總線設(shè)備為獲取總線控制權(quán)而等待的.時(shí)間與占用總線的時(shí)間之和。
24.硬盤的存儲(chǔ)容量常用GB表示,1GB=1000MB.
25.通道就是一組輸入輸出傳送線。
四、簡答題(本大題共6小題,每小題5分,共30分)
26.何謂虛擬存儲(chǔ)器其主要好處是什么
27.堆棧有哪兩種基本操作它們的含義是什么
28.與硬連線控制器相比,微程序控制器有哪些優(yōu)缺點(diǎn)
29.串行總線和并行總線有何區(qū)別各適用于什么場合
30.主機(jī)與外圍設(shè)備之間信息傳送的控制方式有哪幾種采用哪種方式CPU效率最低
31.試比較中斷方式與DMA方式的主要異同,并指出它們各自應(yīng)用在什么性質(zhì)的場合。
五、計(jì)算題(本大題共1小題,10分)
32.用原碼的乘法方法進(jìn)行0110×0101的四位乘法。要求寫出每一步運(yùn)算過程及運(yùn)算結(jié)果。
六、設(shè)計(jì)題(本大題共2小題,第33小題15分,第34小題10分,共25分)
33.用2K×16位/片的SRAM存儲(chǔ)器芯片設(shè)計(jì)一個(gè)8K×32位的存儲(chǔ)器,已知地址總線為
A15~A0(低),數(shù)據(jù)總線D31~D0(低),為讀寫控制信號(hào)。請(qǐng)畫出該存儲(chǔ)器芯片級(jí)邏輯圖,注明各種信號(hào)線,列出片選信號(hào)邏輯式。
34.單總線CPU結(jié)構(gòu)圖如下,其中有運(yùn)算部件ALU、寄存器Y和Z、通用寄存器R0~R3、指令寄存器IR、程序計(jì)數(shù)器PC、主存地址寄存器MAR和主存數(shù)據(jù)寄存器MDR等部件,試擬出加法指令A(yù)DD R1,B(R2)的讀取和執(zhí)行流程。其中R1表示目的尋址為寄存器尋址;B(R2)表示源尋址為變址尋址,B是偏移量,R2是變址寄存器。
【計(jì)算機(jī)組成原理真題分享】相關(guān)文章:
2.計(jì)算機(jī)組成原理復(fù)習(xí)要領(lǐng)