數(shù)字電路邏輯設(shè)計模擬試題及參考答案
在數(shù)字電路邏輯設(shè)計的學習中,多做模擬試題很關(guān)鍵。以下是陽光網(wǎng)小編要與大家分享的數(shù)字電路邏輯設(shè)計模擬試題,供大家參考!
數(shù)字電路邏輯設(shè)計模擬試題一、單項選擇題
(本大題共10小題,每小題2分,共20分)在每小題列出的四個選項中只有一個選項是符合題目要求的,請將正確選項前的字母填在答題卷相應(yīng)題號處。
1. 下列四個數(shù)中,最大的數(shù)是。
[A] (AF)16 [B] (001010000010)8421BCD
[C] (10100000)2 [D] (198)10
2. 觸發(fā)器有兩個穩(wěn)態(tài),存儲8位二進制信息要 B 個觸發(fā)器。
[A] 2 [B] 8 [C] 16 [D] 32
3. 下列門電路屬于雙極型的是。
[A] OC門 [B] PMOS [C] NMOS [D] CMOS
4. 對于鐘控RS觸發(fā)器,若要求其輸出“0”狀態(tài)不變,則輸入的RS信號應(yīng)為。
[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X
5. 以下各電路中,以產(chǎn)生脈沖定時。
[A] 多諧振蕩器 [B] 單穩(wěn)態(tài)觸發(fā)器
[C] 施密特觸發(fā)器 [D] 石英晶體多諧振蕩器
6. 下列邏輯電路中為時序邏輯電路的是。
[A] 變量譯碼器 [B] 加法器 [C] 數(shù)碼寄存器 [D] 數(shù)據(jù)選擇器
7. 同步時序電路和異步時序電路比較,其差異在于后者。
[A] 沒有觸發(fā)器 [B] 沒有統(tǒng)一的時鐘脈沖控制
[C] 沒有穩(wěn)定狀態(tài) [D] 輸出只與內(nèi)部狀態(tài)有關(guān)
8. 當用專用輸出結(jié)構(gòu)的PAL設(shè)計時序邏輯電路時,必須還要具備有
。
[A] 觸發(fā)器 [B] 晶體管 [C] MOS管 [D] 電容
9. 當用異步I/O輸出結(jié)構(gòu)的PAL設(shè)計邏輯電路時,它們相當于。
[A] 組合邏輯電路 [B] 時序邏輯電路
[C] 存儲器 [D] 數(shù)模轉(zhuǎn)換器
10. 要構(gòu)成容量為4K×8的RAM,需要片容量為256×4的RAM。
[A] 2 [B] 4 [C] 8 [D] 32
數(shù)字電路邏輯設(shè)計模擬試題二、多項選擇題
(本大題共5小題,每小題3分,共15分)在每小題列出的四個選項中有二至四個選項是符合題目要求的,請將正確選項前的字母填在答題卷相應(yīng)題號處。多選、少選、錯選均無分。
11.邏輯變量的取值1和0可以表示:
[A]開關(guān)的`閉合、斷開; [B]電位的高、低;
[C]真與假; [D]電流的有、無;
12.在何種輸入情況下,“或非”運算的結(jié)果是邏輯0。 BCD 。
[A]全部輸入是0; [B]全部輸入是1;
[C]任一輸入為0,其他輸入為1; [D]任一輸入為1;
13.三態(tài)門輸出高阻狀態(tài)時, ABD 是正確的說法。
[A]用電壓表測量指針不動; [B]相當于懸空;
[C]電壓不高不低; [D]測量電阻指針不動;
nn+114.對于T觸發(fā)器,若原態(tài)Q=0,欲使新態(tài)Q=1,應(yīng)使輸入T= BD 。
[A]0; [B]1; [C]Q; [D]Q;
15.下列觸發(fā)器中,克服了空翻現(xiàn)象的有 ABD 。
[A]邊沿D觸發(fā)器; [B]主從RS觸發(fā)器;
[C]同步RS觸發(fā)器; [D]主從JK觸發(fā)器;
數(shù)字電路邏輯設(shè)計模擬試題三、判斷題
(本大題共10小題,每小題2分,共20分),正確的填T,錯誤的填F,請將答案填在答題卷相應(yīng)題號處。
16. 8421碼1001比0001大。T
17. 數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。T
18. 若兩個函數(shù)具有相同的真值表,則兩個邏輯函數(shù)必然相等。T
19. 因為邏輯表達式A+B+AB=A+B成立,所以AB=0成立。F
20. TTL與非門的多余輸入端可以接固定高電平。T
21. 普通的邏輯門電路的輸出端不可以并聯(lián)在一起,否則可能會損壞器件。T
22. 優(yōu)先編碼器的編碼信號是相互排斥的,不允許多個編碼信號同時有效。F
23. 液晶顯示器的優(yōu)點是功耗極小、工作電壓低。T
n+1n24. D觸發(fā)器的特性方程為Q=D,與Q無關(guān),所以它沒有記憶功能。F
25. 在同步時序電路的設(shè)計中,若最簡狀態(tài)表中的狀態(tài)數(shù)為2N,而又是用N級觸發(fā)器
來實現(xiàn)其電路,則不需檢查電路的自啟動性。T
數(shù)字電路邏輯設(shè)計模擬試題四、【填空題】
(本大題共20空,每空1分,共20分;請將答案填寫在答題卷相應(yīng)題號處)
26. 可以用___擦除EPROM中所存的信息。
27.單穩(wěn)態(tài)觸發(fā)器可應(yīng)用于__脈沖整形__、延時、_定時___。
28.(10110010.1011)2=(_262.54___)8=(__B2.B___)16
29.邏輯代數(shù)又稱為布爾代數(shù)。最基本的邏輯關(guān)系有___與____、___或___、___非____三種。常用的幾種導出的邏輯運算為___與非___、__或非___、_與或非__、__異或___、__同或__。
30. 時序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時鐘控制分為__同步__時序電路和__異步____時序電路。
31. 存儲器的__存儲容量__和_存取時間__是反映系統(tǒng)性能的兩個重要指標。
32. 消除竟爭冒險的方法有_加慣性環(huán)節(jié)__、_加取樣脈沖__、_ 加冗余項__等。
數(shù)字電路邏輯設(shè)計模擬試題五、【簡答題】
(本大題共2小題,每題7分,共14分;請將答案填寫在答題卷相應(yīng)題號處) 33. 在數(shù)字系統(tǒng)中為什么要采用二進制?
1.可行性
采用二進制,只有0和1兩個狀態(tài),需要表示0、1兩種狀態(tài)的電子器件很多,如開關(guān)的接通和斷開,晶體管的導通和截止、磁元件的正負剩磁、電位電平的高與低等都可表示0、1兩個數(shù)碼。使用二進制,電子器件具有實現(xiàn)的可行性。
2. 簡易性
二進制數(shù)的運算法則少,運算簡單,使計算機運算器的硬件結(jié)構(gòu)大大簡化(十進制的乘法九九口訣表55條公式,而二進制乘法只有4條規(guī)則)。
3. 邏輯性
由于二進制0和1正好和邏輯代數(shù)的假(false)和真(true)相對應(yīng),有邏輯代數(shù)的理論基礎(chǔ),用二進制表示二值邏輯很自然。
34. 邏輯代數(shù)與普通代數(shù)有何異同?
1.概念不同
邏輯代數(shù)是按一定邏輯規(guī)律進行運算的代數(shù),邏輯變量只有0和1兩個值,代表兩種對立的邏輯狀態(tài)。普通代數(shù)研究的是算數(shù)運算,變量的數(shù)值代表數(shù)量的大小。
2.運算法則不同
邏輯代數(shù)基本運算為與、或、非,普通代數(shù)基本運算則為加、減、乘、除。
數(shù)字電路邏輯設(shè)計模擬試題六、【綜合應(yīng)用題】
(本大題1小題,11分;請將答案填寫在答題卷相應(yīng)題號處)
【數(shù)字電路邏輯設(shè)計模擬試題及參考答案】相關(guān)文章: