- 相關(guān)推薦
《微型計(jì)算機(jī)原理及應(yīng)用》(吳寧著)課后習(xí)題答案下載
《微型計(jì)算機(jī)原理及應(yīng)用》本書在內(nèi)容組織上既注重全面性和實(shí)用性,又強(qiáng)調(diào)系統(tǒng)性與新穎性。以下是由陽(yáng)光網(wǎng)小編整理關(guān)于《微型計(jì)算機(jī)原理及應(yīng)用》(吳寧著)課后習(xí)題答案下載地址,希望大家喜歡!
點(diǎn)擊進(jìn)入:《微型計(jì)算機(jī)原理及應(yīng)用》(吳寧著)課后習(xí)題答案下載地址
《微型計(jì)算機(jī)原理及應(yīng)用》(吳寧著)內(nèi)容提要
本書是普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材和國(guó)家精品課程建設(shè)成果,以教育部高等學(xué)校非計(jì)算機(jī)專業(yè)計(jì)算機(jī)基礎(chǔ)課程“基本要求V4.0”精神為指導(dǎo),力求做到“基礎(chǔ)性、系統(tǒng)性、實(shí)用性和先進(jìn)性”的統(tǒng)一。全書共8章,包括計(jì)算機(jī)基礎(chǔ)、80x86/Pentium微處理器、80x86/Pentium指令系統(tǒng)、匯編語(yǔ)言程序設(shè)計(jì)、半導(dǎo)體存儲(chǔ)器、輸入/輸出和中斷、微型機(jī)接口技術(shù)和微型計(jì)算機(jī)系統(tǒng)的發(fā)展等。本書為任課老師提供電子課件。
《微型計(jì)算機(jī)原理及應(yīng)用》(吳寧著)目錄
目 錄
第1章 計(jì)算機(jī)基礎(chǔ)
1.1 數(shù)據(jù)、信息、媒體和多媒體
1.2 計(jì)算機(jī)中數(shù)值數(shù)據(jù)信息的表示
1.2.1 機(jī)器數(shù)和真值
1.2.2 數(shù)的表示方法——原碼、反碼和補(bǔ)碼
1.2.3 補(bǔ)碼的運(yùn)算
1.2.4 定點(diǎn)數(shù)與浮點(diǎn)數(shù)
1.2.5 BCD碼及其十進(jìn)制調(diào)整
1.3 計(jì)算機(jī)中非數(shù)值數(shù)據(jù)的信息表示
1.3.1 西文信息的表示
1.3.2 中文信息的表示
1.3.3 計(jì)算機(jī)中圖、聲、像信息的表示
1.4 微型計(jì)算機(jī)基本工作原理
1.4.1 微型計(jì)算機(jī)硬件系統(tǒng)組成
1.4.2 微型計(jì)算機(jī)軟件系統(tǒng)
1.4.3 微型計(jì)算機(jī)中指令執(zhí)行的基本過(guò)程
1.5 評(píng)估計(jì)算機(jī)性能的主要技術(shù)指標(biāo)
1.5.1 CPU字長(zhǎng)
1.5.2 內(nèi)存儲(chǔ)器與高速緩存
1.5.3 CPU指令執(zhí)行時(shí)間
1.5.4 系統(tǒng)總線的傳輸速率
1.5.5 iP指數(shù)
1.5.6 優(yōu)化的內(nèi)部結(jié)構(gòu)
1.5.7 I/O設(shè)備配備情況
1.5.8 軟件配備情況
習(xí)題1
第2章 80x86/Pentium微處理器
2.1 80x86/Pentium微處理器的內(nèi)部結(jié)構(gòu)
2.1.1 8086/8088微處理器的基本結(jié)構(gòu)
2.1.2 80386CPU內(nèi)部結(jié)構(gòu)
2.1.3 80x87數(shù)學(xué)協(xié)處理器
2.1.4 Pentium CPU內(nèi)部結(jié)構(gòu)
2.2 微處理器的主要引腳及功能
2.2.1 8086/8088 CPU引腳功能
2.2.2 80386 CPU引腳功能
2.2.3 Pentium CPU引腳功能
2.3 系統(tǒng)總線與典型時(shí)序
2.3.1 CPU系統(tǒng)總線及其操作
2.3.2 基本總線操作時(shí)序
2.3.3 特殊總線操作時(shí)序
2.4 典型CPU應(yīng)用系統(tǒng)
2.4.1 8086/8088支持芯片
2.4.2 8086/8088單CPU(最小模式)系統(tǒng)
2.4.3 8086/8088多CPU(最大模式)系統(tǒng)
2.5 CPU的工作模式
2.5.1 實(shí)地址模式
2.5.2 保護(hù)模式
2.5.3 虛擬8086模式
2.5.4 系統(tǒng)管理模式
2.6 指令流水線與高速緩存
2.6.1 指令流水線和動(dòng)態(tài)分支預(yù)測(cè)
2.6.2 片內(nèi)高速緩存
2.7 64位CPU與多核微處理器
習(xí)題2
第3章 80x86/Pentium指令系統(tǒng)
3.1 80x86/Pentium指令格式
3.2 80x86/Pentium尋址方式
3.2.1 尋址方式與有效地址EA的概念
3.2.2 各種尋址方式
3.2.3 存儲(chǔ)器尋址時(shí)的段約定
3.3 8086/8088 CPU指令系統(tǒng)
3.3.1 數(shù)據(jù)傳送類指令
3.3.2 算術(shù)運(yùn)算類指令
3.3.3 邏輯運(yùn)算與移位指令
3.3.4 串操作指令
3.3.5 控制轉(zhuǎn)移類指令
3.3.6 處理器控制類指令
3.4 80x86/Pentium CPU指令系統(tǒng)
3.4.1 80286 CPU的增強(qiáng)與增加指令
3.4.2 80386 CPU的增強(qiáng)與增加指令
3.4.3 80486 CPU增加的指令
3.4.4 Pentium系列CPU增加的指令
3.5 80x87浮點(diǎn)運(yùn)算指令
3.5.1 80x87的數(shù)據(jù)類型與格式
3.5.2 浮點(diǎn)寄存器
3.5.3 80x87指令簡(jiǎn)介
習(xí)題3
第4章 匯編語(yǔ)言程序設(shè)計(jì)
4.1 程序設(shè)計(jì)語(yǔ)言概述
4.2 匯編語(yǔ)言的程序結(jié)構(gòu)與語(yǔ)句格式
4.2.1 匯編語(yǔ)言源程序的框架結(jié)構(gòu)
4.2.2 匯編語(yǔ)言的語(yǔ)句
4.3 匯編語(yǔ)言的偽指令
4.3.1 基本偽指令語(yǔ)句
4.3.2 80x86/Pentium CPU擴(kuò)展偽指令
4.4 匯編語(yǔ)言程序設(shè)計(jì)方法
4.4.1 程序設(shè)計(jì)的基本過(guò)程
4.4.2 順序結(jié)構(gòu)程序設(shè)計(jì)
4.4.3 分支結(jié)構(gòu)程序設(shè)計(jì)
4.4.4 循環(huán)結(jié)構(gòu)程序設(shè)計(jì)
4.4.5 子程序設(shè)計(jì)與調(diào)用技術(shù)
4.5 模塊化程序設(shè)計(jì)技術(shù)
4.5.1 模塊化程序設(shè)計(jì)的特點(diǎn)與規(guī)范
4.5.2 程序中模塊間的關(guān)系
4.5.3 模塊化程序設(shè)計(jì)舉例
4.6 綜合應(yīng)用程序設(shè)計(jì)舉例
4.6.1 16位實(shí)模式程序設(shè)計(jì)
4.6.2 基于32位指令的實(shí)模式程序設(shè)計(jì)
4.6.3 基于多媒體指令的實(shí)模式程序設(shè)計(jì)
4.6.4 保護(hù)模式程序設(shè)計(jì)
4.6.5 浮點(diǎn)指令程序設(shè)計(jì)
4.7 匯編語(yǔ)言與C/C 語(yǔ)言混合編程
4.7.1 內(nèi)嵌模塊方法
4.7.2 多模塊混合編程
習(xí)題4
第5章 半導(dǎo)體存儲(chǔ)器
5.1 概述
5.1.1 半導(dǎo)體存儲(chǔ)器的分類
5.1.2 存儲(chǔ)原理與地址譯碼
5.1.3 主要性能指標(biāo)
5.2 隨機(jī)存取存儲(chǔ)器(RAM)
5.2.1 靜態(tài)RAM(SRAM)
5.2.2 動(dòng)態(tài)RAM(DRAM)
5.2.3 隨機(jī)存取存儲(chǔ)器RAM的應(yīng)用
5.3 只讀存儲(chǔ)器(ROM)
5.3.1 掩膜ROM和PROM
5.3.2 EPROM(可擦除的PROM)
5.4 存儲(chǔ)器連接與擴(kuò)充應(yīng)用
5.4.1 存儲(chǔ)器芯片選擇
5.4.2 存儲(chǔ)器容量擴(kuò)充
5.4.3 RAM存儲(chǔ)模塊
5.5 CPU與存儲(chǔ)器的典型連接
5.5.1 8086/8088 CPU的典型存儲(chǔ)器連接
5.5.2 80386/Pentium CPU的典型存儲(chǔ)器連接
5.6 微機(jī)系統(tǒng)的內(nèi)存結(jié)構(gòu)
5.6.1 分級(jí)存儲(chǔ)結(jié)構(gòu)
5.6.2 高速緩存Cache
5.6.3 虛擬存儲(chǔ)器與段頁(yè)結(jié)構(gòu)
習(xí)題5
第6章 輸入/輸出和中斷
6.1 輸入/輸出及接口
6.1.1 I/O信息的組成
6.1.2 I/O接口概述
6.1.3 I/O端口的`編址
6.1.4 簡(jiǎn)單的I/O接口
6.2 輸入/輸出的傳送方式
6.2.1 程序控制的輸入/輸出
6.2.2 中斷控制的輸入/輸出
6.2.3 直接數(shù)據(jù)通道傳送
6.3 中斷技術(shù)
6.3.1 中斷的基本概念
6.3.2 中斷優(yōu)先權(quán)
6.4 80x86/Pentium中斷系統(tǒng)
6.4.1 中斷結(jié)構(gòu)
6.4.2 中斷向量表
6.4.2 中斷響應(yīng)過(guò)程
6.4.3 80386/80486/Pentium CPU中斷系統(tǒng)
6.5 8259A可編程中斷控制器
6.5.1 8259A芯片的內(nèi)部結(jié)構(gòu)與引腳
6.5.2 8259A芯片的工作過(guò)程及工作方式
6.5.3 8259A命令字
6.5.4 8259A芯片應(yīng)用舉例
6.6 82380可編程中斷控制器
6.6.1 控制器功能概述
6.6.2 控制器主要接口信號(hào)
6.7 中斷程序設(shè)計(jì)
6.7.1 設(shè)計(jì)方法
6.7.2 中斷程序設(shè)計(jì)舉例
習(xí)題6
第7章 微型機(jī)接口技術(shù)
7.1 概述
7.2 可編程定時(shí)/計(jì)數(shù)器
7.2.1 概述
7.2.2 可編程定時(shí)/計(jì)數(shù)器8253
7.2.3 可編程定時(shí)/計(jì)數(shù)器8254
7.3 可編程并行接口
7.3.1 可編程并行接口芯片8255A
7.3.2 并行打印機(jī)接口應(yīng)用
7.3.3 鍵盤和顯示器接口
7.4 串行接口與串行通信
7.4.1 串行通信的基本概念
7.4.3 可編程串行通信接口8251A
7.4.3 可編程異步通信接口INS8250
7.4.4 通用串行總線USB
7.4.5 I2C與SPI串行總線
7.5 DMA控制器接口
7.5.1 8237A芯片的基本功能和引腳特性
7.5.2 8237A芯片內(nèi)部寄存器與編程
7.5.3 8237A應(yīng)用與編程
7.6 模擬量輸入/輸出接口
7.6.1 概述
7.6.2 并行和串行D/A轉(zhuǎn)換器
7.6.3 并行和串行A/D轉(zhuǎn)換器
習(xí)題7
第8章 微型計(jì)算機(jī)系統(tǒng)的發(fā)展
8.1.1 IBM PC/AT微機(jī)系統(tǒng)
8.1.2 80386、80486微機(jī)系統(tǒng)
8.1.3 Pentium及以上微機(jī)系統(tǒng)
8.2 系統(tǒng)外部總線
8.2.1 ISA總線
8.2.2 PCI局部總線
8.2.3 AGP總線
8.2.4 PCI Express總線
8.3 網(wǎng)絡(luò)接口與網(wǎng)絡(luò)協(xié)議
8.3.1 網(wǎng)絡(luò)基本知識(shí)
8.3.2 計(jì)算機(jī)網(wǎng)絡(luò)層次結(jié)構(gòu)
8.3.3 網(wǎng)絡(luò)適配器
8.3.4 802.3協(xié)議
8.4 80x86的多任務(wù)保護(hù)
8.4.1 保護(hù)機(jī)制與保護(hù)檢查
8.4.2 任務(wù)管理的概念
8.4.3 控制轉(zhuǎn)移
8.4.4 虛擬8086模式與保護(hù)模式之間的切換
8.4.5 多任務(wù)切換程序設(shè)計(jì)舉例
習(xí)題8
參考文獻(xiàn)
看過(guò)“《微型計(jì)算機(jī)原理及應(yīng)用》(吳寧著)課后習(xí)題答案下載”的人還看了:
1.《微機(jī)原理 匯編語(yǔ)言與接口技術(shù)》周杰英 著 課后答案
2.微型計(jì)算機(jī)原理及應(yīng)用 第二版 侯曉霞著 課后答案
3.《微型計(jì)算機(jī)原理及應(yīng)用》第三版 鄭學(xué)堅(jiān) 周斌著
【《微型計(jì)算機(jī)原理及應(yīng)用》(吳寧著)課后習(xí)題答案下載】相關(guān)文章:
汽車發(fā)動(dòng)機(jī)原理(吳建華著)課后習(xí)題答案下載04-03
激光原理及應(yīng)用(陳家璧著)課后習(xí)題答案下載04-03
機(jī)械原理(謝進(jìn)著)課后習(xí)題答案下載04-02
微型計(jì)算機(jī)原理及應(yīng)用(許立梓著)課后答案下載04-02
微機(jī)原理及應(yīng)用(徐晨著)課后答案下載04-02
數(shù)據(jù)庫(kù)原理與應(yīng)用教程(尹志宇著)課后習(xí)題答案下載04-02